/*
*/
`ifndef SKY130_FD_SC_LS__CLKDLYINV5SD3_FUNCTIONAL_V
`define SKY130_FD_SC_LS__CLKDLYINV5SD3_FUNCTIONAL_V
/**
`timescale 1ns / 1ps
`default_nettype none
`celldefine
module sky130_fd_sc_ls__clkdlyinv5sd3 (
Y,
A
);
// Module ports
output Y;
input A;
// Local signals
wire not0_out_Y;
// Name Output Other arguments
not not0 (not0_out_Y, A );
buf buf0 (Y , not0_out_Y );
endmodule
`endcelldefine
`default_nettype wire
`endif // SKY130_FD_SC_LS__CLKDLYINV5SD3_FUNCTIONAL_V
not to scale
.subckt sky130_fd_sc_ls__clkdlyinv5sd3_1 A VGND VNB VPB VPWR Y
X0 VGND a_288_74# a_549_74# VNB sky130_fd_pr__nfet_01v8 w=420000u l=500000u
X1 a_682_74# a_549_74# VPWR VPB sky130_fd_pr__pfet_01v8_hvt w=1e+06u l=500000u
X2 a_28_74# A VPWR VPB sky130_fd_pr__pfet_01v8_hvt w=1.12e+06u l=150000u
X3 VGND a_682_74# Y VNB sky130_fd_pr__nfet_01v8 w=420000u l=150000u
X4 VPWR a_288_74# a_549_74# VPB sky130_fd_pr__pfet_01v8_hvt w=1e+06u l=500000u
X5 a_682_74# a_549_74# VGND VNB sky130_fd_pr__nfet_01v8 w=420000u l=500000u
X6 VGND a_28_74# a_288_74# VNB sky130_fd_pr__nfet_01v8 w=420000u l=500000u
X7 a_28_74# A VGND VNB sky130_fd_pr__nfet_01v8 w=420000u l=150000u
X8 VPWR a_28_74# a_288_74# VPB sky130_fd_pr__pfet_01v8_hvt w=1e+06u l=500000u
X9 VPWR a_682_74# Y VPB sky130_fd_pr__pfet_01v8_hvt w=1.12e+06u l=150000u
.ends