NAME

or4 from sky130_fd_sc_hdll

DESCRIPTION

4-input OR.

FUNCTION

VERILOG

"sky130_fd_sc_hdll__or4"
/*
*/


`ifndef SKY130_FD_SC_HDLL__OR4_FUNCTIONAL_V
`define SKY130_FD_SC_HDLL__OR4_FUNCTIONAL_V

/**

`timescale 1ns / 1ps
`default_nettype none

`celldefine
module sky130_fd_sc_hdll__or4 (
    X,
    A,
    B,
    C,
    D
);

    // Module ports
    output X;
    input  A;
    input  B;
    input  C;
    input  D;

    // Local signals
    wire or0_out_X;

    //  Name  Output     Other arguments
    or  or0  (or0_out_X, D, C, B, A     );
    buf buf0 (X        , or0_out_X      );

endmodule
`endcelldefine

`default_nettype wire
`endif  // SKY130_FD_SC_HDLL__OR4_FUNCTIONAL_V

SPICE

LAYOUT

sky130_fd_sc_hdll__or4_1

not to scale



.subckt sky130_fd_sc_hdll__or4_1 A B C D VGND VNB VPB VPWR X
X0 VPWR a_27_297# X VPB sky130_fd_pr__pfet_01v8_hvt w=1e+06u l=180000u
X1 a_27_297# D a_117_297# VPB sky130_fd_pr__pfet_01v8_hvt w=420000u l=180000u
X2 a_307_297# A VPWR VPB sky130_fd_pr__pfet_01v8_hvt w=420000u l=180000u
X3 VGND B a_27_297# VNB sky130_fd_pr__nfet_01v8 w=420000u l=150000u
X4 VGND D a_27_297# VNB sky130_fd_pr__nfet_01v8 w=420000u l=150000u
X5 a_27_297# C VGND VNB sky130_fd_pr__nfet_01v8 w=420000u l=150000u
X6 a_27_297# A VGND VNB sky130_fd_pr__nfet_01v8 w=420000u l=150000u
X7 a_117_297# C a_223_297# VPB sky130_fd_pr__pfet_01v8_hvt w=420000u l=180000u
X8 VGND a_27_297# X VNB sky130_fd_pr__nfet_01v8 w=650000u l=150000u
X9 a_223_297# B a_307_297# VPB sky130_fd_pr__pfet_01v8_hvt w=420000u l=180000u
.ends

sky130_fd_sc_hdll__or4_2

not to scale


.subckt sky130_fd_sc_hdll__or4_2 A B C D VGND VNB VPB VPWR X
X0 X a_27_297# VPWR VPB sky130_fd_pr__pfet_01v8_hvt w=1e+06u l=180000u
X1 VGND B a_27_297# VNB sky130_fd_pr__nfet_01v8 w=420000u l=150000u
X2 VPWR a_27_297# X VPB sky130_fd_pr__pfet_01v8_hvt w=1e+06u l=180000u
X3 a_27_297# D a_117_297# VPB sky130_fd_pr__pfet_01v8_hvt w=420000u l=180000u
X4 a_305_297# A VPWR VPB sky130_fd_pr__pfet_01v8_hvt w=420000u l=180000u
X5 VGND D a_27_297# VNB sky130_fd_pr__nfet_01v8 w=420000u l=150000u
X6 a_27_297# C VGND VNB sky130_fd_pr__nfet_01v8 w=420000u l=150000u
X7 a_223_297# B a_305_297# VPB sky130_fd_pr__pfet_01v8_hvt w=420000u l=180000u
X8 a_27_297# A VGND VNB sky130_fd_pr__nfet_01v8 w=420000u l=150000u
X9 X a_27_297# VGND VNB sky130_fd_pr__nfet_01v8 w=650000u l=150000u
X10 a_117_297# C a_223_297# VPB sky130_fd_pr__pfet_01v8_hvt w=420000u l=180000u
X11 VGND a_27_297# X VNB sky130_fd_pr__nfet_01v8 w=650000u l=150000u
.ends

sky130_fd_sc_hdll__or4_4

not to scale


.subckt sky130_fd_sc_hdll__or4_4 A B C D VGND VNB VPB VPWR X
X0 X a_32_297# VPWR VPB sky130_fd_pr__pfet_01v8_hvt w=1e+06u l=180000u
X1 a_32_297# A VGND VNB sky130_fd_pr__nfet_01v8 w=650000u l=150000u
X2 a_32_297# C VGND VNB sky130_fd_pr__nfet_01v8 w=650000u l=150000u
X3 VGND a_32_297# X VNB sky130_fd_pr__nfet_01v8 w=650000u l=150000u
X4 X a_32_297# VPWR VPB sky130_fd_pr__pfet_01v8_hvt w=1e+06u l=180000u
X5 X a_32_297# VGND VNB sky130_fd_pr__nfet_01v8 w=650000u l=150000u
X6 VPWR a_32_297# X VPB sky130_fd_pr__pfet_01v8_hvt w=1e+06u l=180000u
X7 X a_32_297# VGND VNB sky130_fd_pr__nfet_01v8 w=650000u l=150000u
X8 VPWR a_32_297# X VPB sky130_fd_pr__pfet_01v8_hvt w=1e+06u l=180000u
X9 a_122_297# C a_238_297# VPB sky130_fd_pr__pfet_01v8_hvt w=1e+06u l=180000u
X10 a_32_297# D a_122_297# VPB sky130_fd_pr__pfet_01v8_hvt w=1e+06u l=180000u
X11 a_332_297# A VPWR VPB sky130_fd_pr__pfet_01v8_hvt w=1e+06u l=180000u
X12 a_238_297# B a_332_297# VPB sky130_fd_pr__pfet_01v8_hvt w=1e+06u l=180000u
X13 VGND a_32_297# X VNB sky130_fd_pr__nfet_01v8 w=650000u l=150000u
X14 VGND D a_32_297# VNB sky130_fd_pr__nfet_01v8 w=650000u l=150000u
X15 VGND B a_32_297# VNB sky130_fd_pr__nfet_01v8 w=650000u l=150000u
.ends